|
Νέα για πρωτοετείς
Είσαι πρωτοετής;... Καλώς ήρθες! Μπορείς να βρεις πληροφορίες εδώ. Βοήθεια για τους καινούργιους μέσω χάρτη. Κατεβάστε εδώ το Android Application για εύκολη πρόσβαση στο forum.
Νέα!
Show Posts
|
Pages: [1]
|
2
|
Μαθήματα Κύκλου Ηλεκτρονικής & Υπολογιστών / Ψηφιακά Συστήματα HW σε Χαμηλά Επίπεδα Λογικής ΙΙ / Re: [Ψηφιακά HW II] Να επιλέξω το μάθημα;
|
on: July 12, 2023, 18:35:52 pm
|
Φέτος , έπειτα από HW I με Σκετόπουλο/Παυλίδη οι απαιτήσεις στο μάθημα ανέβηκαν , ειδικά στην γραπτή εξέταση τον Ιούνιο. Οπότε εάν δεν την πάλεψες στα HW I , θα πρότεινα να μην πάρεις το μάθημα.
Το format του μαθήματος είναι σαν τα HW I , στο πρώτο κομμάτι του μαθήματος γίνεται θεωρία πάνω σε κυκλώματα κι έννοιες (Αριθμητικά Κυκλώματα , έννοιες γύρω από το ρολόι , κλπ) τα οποία εάν σε ενδιαφέρει το HW θα έλεγα είναι ενδιαφέροντα. Το δεύτερο μέρος είναι πάνω στη System Verilog , θεωρώντας τη Verilog γνωστή. Σε κάποια κομμάτια υπήρχαν συγκρίσεις μεταξύ των System Verilog / Verilog. Στις διαλέξεις ο Παυλίδης εξηγεί /ρωτάει /συζητάει τα σημαντικά κομμάτια , οπότε θα πω ότι βοηθάει η παρακολούθηση. Επιπλέον ανεβάζει τα πάντα στο e-Learning.
To main focus του μαθήματος είναι το Verification με System Verilog Assertions. Φέτος , ήταν κομμάτι της εργασίας κι έπεσε κι στις εξετάσεις Την εργασία την έβαλε ο Αριστοτέλης, διδακτορικός του Παυλίδη. Ήταν ομολογουμένως αρκετα απαιτητική. Η εκφώνηση ήταν σε διαφορετικό στυλ από τα HW I κι αφορούσε πιο abstract concept. Ο Αριστοτέλης βοήθησε όμως κι από mail κι στις εβδομαδιαίες συναντήσεις στο zoom .
Συνεπώς, εάν σου άρεσαν τα HW I κι θέλεις Hardware, αυτό είναι το μάθημα σου. Οι γνώσεις που θα πάρεις (για Verification σίγουρα) είναι κάτι που ζητάνε οι εταιρίες στον κλάδο. Το μάθημα είναι σοβαρό κι απαιτητικό αλλά ενδιαφέρον κι χρήσιμο.
|
|
|
3
|
Μαθήματα Κύκλου Ηλεκτρονικής & Υπολογιστών / Ψηφιακά Συστήματα HW σε Χαμηλά Επίπεδα Λογικής Ι / Re: [Ψηφιακά Συστήματα ΗW σε ΧΕΛ Ι] Nα επιλέξω το μάθημα;
|
on: July 12, 2023, 17:55:51 pm
|
Πήρα το μάθημα με Σκετόπουλο στην επανάληψη Λογική Σχεδίαση και Παυλίδη στη Verilog. Το κομμάτι του Σκετόπουλου ήταν πολύ καλό αλλά δεν έχει ίσως πολύ νόημα να σταθώ εδώ καθώς από του χρόνου θα το έχει εξ' ολοκλήρου ο Παυλιδης. Το κομμάτι του Παυλίδη ήταν επίσης αρκέτα καλό. Σε κάποια σημεία πήγαινε κάπως γρήγορα τις διαφάνειες. Ωστόσο , στα σημαντικά κομμάτια της Verilog, έδινε τον χρόνο που χρειάζεται κι έκανε ερωτήσεις / συζήτηση στην τάξη. Οι διαλέξεις ήταν χρήσιμες και όλο το υλικό που χρησιμοποιήθηκε ηταν ανεβασμένο στο elearning.
Η εργασία του μαθήματος ήταν το πίο ενδιαφέρον κομμάτι. Βοήθησε φουλ στην κατανόηση της Verilog και πρακτικά σε προετοίμαζε κι για τις εξετάσεις, πού δίναμε με ανοικτές σημειώσεις. Ο Σκετόπουλος βοηθούσε με συναντήσεις κι από mail για την εργασία , η οποία ήθελε κάποια υπομονή ομολογουμένως.
Για όποιον ενδιαφέρεται για Hardware πιστεύω είναι must , ειδικά αν θέλεις να ασχοληθείς με τα επόμενα μαθήματα του Παυλίδη. Θα το πρότεινα ακόμη (με κάποια επιφύλαξη βέβαια) κι για όποιο άτομο δεν έχει κατασταλάξει σε Software / Hardware κι θέλει να δει πως είναι η ψηφιακή σχεδίαση. Είναι καλό μαθημα για εισαγωγή σε αυτό το κομμάτι της σχολής.
|
|
|
|
|