• Downloads
  • ! Read Me !
  • Μαθήματα
  • Φοιτητικά
  • Τεχνικά Θέματα
  • Συζητήσεις
  • Happy Hour!
  • About THMMY.gr
 V  < 
Search:  
Welcome, Guest. Please login or register.
June 17, 2025, 16:18:49 pm

Login with username, password and session length
Links
  Thmmy.gr portal
   Forum
   Downloads
   Ενεργ. Λογαριασμού
   Επικοινωνία
  
  Χρήσιμα links
   Σελίδα τμήματος
   Βιβλιοθήκη Τμήματος
   Elearning
   Φοιτητικά fora
   Πρόγραμμα Λέσχης
   Πρακτική Άσκηση
   Ηλεκτρονική Εξυπηρέτηση Φοιτητών
   Διανομή Συγγραμμάτων
   Ψηφιακό Καταθετήριο Διπλωματικών
   Πληροφορίες Καθηγητών
   Instagram @thmmy.gr
   mTHMMY
  
  Φοιτητικές Ομάδες
   ACM
   Aristurtle
   ART
   ASAT
   BEAM
   BEST Thessaloniki
   EESTEC LC Thessaloniki
   EΜΒ Auth
   IAESTE Thessaloniki
   IEEE φοιτητικό παράρτημα ΑΠΘ
   SpaceDot
   VROOM
   Panther
  
Πίνακας Ελέγχου
Welcome, Guest. Please login or register.
June 17, 2025, 16:18:49 pm

Login with username, password and session length

Αναζήτηση

Google

THMMY.gr Web
Πρόσφατα
Τι ακούτε αυτήν τη στιγμή...
by Katarameno
[Today at 14:25:00]

Αντικατάστασης πυκνωτή σε...
by george14
[Today at 13:58:20]

Πότε θα βγει το μάθημα; -...
by tzortzis
[Today at 13:19:53]

Αποτελέσματα Εξεταστικής ...
by george14
[Today at 12:08:25]

[ΨEE] Γενικές απορίες και...
by Juror8
[Today at 12:06:57]

Ισραήλ - Ιράν: Πόλεμος στ...
by okan
[Today at 02:33:21]

[Οργάνωση Υπολογιστών] Γε...
by RAFI
[June 16, 2025, 22:46:54 pm]

[Σ.Π.Η.Ε.] Γενικές απορίε...
by Nikos_313
[June 16, 2025, 19:49:00 pm]

[ΘΤΠΑ] Γενικές απορίες κα...
by Nikos_313
[June 16, 2025, 16:56:56 pm]

[Εφ.Θερμοδυναμική] Γενικέ...
by Λαμπτήρας
[June 16, 2025, 15:55:08 pm]

[Αρχές Οικονομίας] Να επι...
by _Trob
[June 16, 2025, 13:28:21 pm]

[Σ.Α.Π.Γ.] Εργασία 2025
by Nikos_313
[June 16, 2025, 12:13:45 pm]

Πρακτική Άσκηση ΤΗΜΜΥ 201...
by George_RT
[June 16, 2025, 10:22:18 am]

[Διανεμημένη Παραγωγή] Γε...
by Διάλεξις
[June 16, 2025, 01:56:37 am]

[Σ.Π.Η.Ε.] Παλιά θέματα -...
by nmpampal
[June 15, 2025, 06:43:15 am]

Το thmmy.gr στο instagram...
by Mr Watson
[June 15, 2025, 00:50:23 am]

[Λογισμός ΙΙ] Απορίες σε...
by el mariachi
[June 14, 2025, 20:47:07 pm]

ΠΡΟΣΟΧΗ στο ανέβασμα θεμά...
by tzortzis
[June 14, 2025, 16:54:08 pm]

Ρυθμίσεις Θεμάτων της Ανώ...
by el mariachi
[June 14, 2025, 11:56:45 am]

Αρχείο Ανακοινώσεων [Arch...
by Nikos_313
[June 14, 2025, 09:58:14 am]
Στατιστικά
Members
Total Members: 9961
Latest: Poli
Stats
Total Posts: 1426689
Total Topics: 31710
Online Today: 200
Online Ever: 2093
(April 17, 2025, 08:47:49 am)
Users Online
Users: 82
Guests: 103
Total: 185
ppoug
Vromofona Kathikia
mavrhs
Nikos.Ts
mkoutsouk
jimalexoud
lefterish
gmout
Billyskotsikas
cremidhs
apapagd
filkilkis
athizoi
drimagm
anastasis34
harischris
spoun
kevangelo
teeeoooo
petralexiou
qwertyuiop
kvas
thathas12
dsaragiotis
DLHERRO
Captain
melisste22
asemas
diamanar
Fotis Roukoutakis
giannisdomu
Vmous
konssidiro
Arsen
Spyrtos14
Bill g
diamantis
IBOURAS
Local Rider
chrismzag
giorgos_skl
mimaki
TMNF pro
folas
nikpamp
george polymeros
ඞ
pxanthob
abiki
oak456
johnmout
angelos
evgeniaz
savvastzan
MikriTulipa
mrotskos
Kv
Apostolos adam
mark
antwnis
pliroforikarios
Notac
ioannisfa
Νικηφόρος Πατσιούρας
nikos.a
kmargaritis
dem05
DimKaratzas
evtrents
Leftor
okatapo
Zoifouka
dimant
Stathiss
Εμφάνιση

Νέα για πρωτοετείς
Είσαι πρωτοετής;... Καλώς ήρθες! Μπορείς να βρεις πληροφορίες εδώ. Βοήθεια για τους καινούργιους μέσω χάρτη.
Κατεβάστε εδώ το Android Application για εύκολη πρόσβαση στο forum.
Ανεβάζετε τα θέματα των εξετάσεων στον τομέα Downloads με προσοχή στα ονόματα των αρχείων!

Νέα!
Επίσημη ενημέρωση για Αντιστοίχηση Μαθημάτων ΝΠΣ με ΠΠΣ και η συζήτηση στο forum.
THMMY.gr > Forum > Μαθήματα Κύκλου Ηλεκτρονικής & Υπολογιστών  > 9ο Εξάμηνο > Σχεδίαση Συστημάτων VLSI (Moderator: diesel) > [Σχεδίαση Συστημάτων VLSI] Απορίες σχεδιαστικής εργασίας - Αναλογική Σχεδίαση
0 Members and 1 Guest are viewing this topic.
Pages: [1] 2 Go Down Print
Author Topic: [Σχεδίαση Συστημάτων VLSI] Απορίες σχεδιαστικής εργασίας - Αναλογική Σχεδίαση  (Read 4161 times)
Cr0ne
Θαμώνας
****
Posts: 344



View Profile
[Σχεδίαση Συστημάτων VLSI] Απορίες σχεδιαστικής εργασίας - Αναλογική Σχεδίαση
« on: November 19, 2014, 17:45:00 pm »

Απορίες σχετικά με αναλογικές σχεδιάσεις 2014-2015. Μείνετε on topic.
Logged
pentium4
Veteran
Καταστραμμένος
******
Posts: 7940


εφακ


View Profile
Re: [Σχεδίαση Συστημάτων VLSI] Απορίες σχεδιαστικής εργασίας - Αναλογική Σχεδίαση
« Reply #1 on: December 16, 2014, 21:45:02 pm »

για το grid, στο Minor spacing κτλ αλλάξατε τιμές ή αφήσατε τις default ? (μενού options -> display αν θυμάμαι καλά)
Logged

https://www.youtube.com/watch?v=doMu-YNc4wM&feature=emb_title

Leo_Paranoid
Εθισμένος στο ΤΗΜΜΥ.gr
*****
Gender: Male
Posts: 998



View Profile
Re: [Σχεδίαση Συστημάτων VLSI] Απορίες σχεδιαστικής εργασίας - Αναλογική Σχεδίαση
« Reply #2 on: December 18, 2014, 15:10:09 pm »

Μπορείς να τις αλλάξεις. Όσο μικρότερες τιμές δώσεις, τόσο μεγαλύτερη ακρίβεια στην κίνηση του κέρσορα θα έχεις.
Logged

Ας αλλάξουμε πρώτα τον εαυτό μας
pentium4
Veteran
Καταστραμμένος
******
Posts: 7940


εφακ


View Profile
Re: [Σχεδίαση Συστημάτων VLSI] Απορίες σχεδιαστικής εργασίας - Αναλογική Σχεδίαση
« Reply #3 on: December 18, 2014, 15:12:44 pm »

ναι δυστυχώς έτσι ήξερα και από το ads και τις άλλαξα και στο τέλος μου έβγαλε σφάλμα στο layout "offgrid" , ξανακάναμε με τον συμφοιτητή (που θα δει και το ποστ  Tongue ) το layout με τις default τιμές για το spacing και όλα οκ
Logged

https://www.youtube.com/watch?v=doMu-YNc4wM&feature=emb_title

Leo_Paranoid
Εθισμένος στο ΤΗΜΜΥ.gr
*****
Gender: Male
Posts: 998



View Profile
Re: [Σχεδίαση Συστημάτων VLSI] Απορίες σχεδιαστικής εργασίας - Αναλογική Σχεδίαση
« Reply #4 on: December 18, 2014, 15:41:55 pm »

Μάλλον βάλατε πολύ μικρές τιμές και στράβωσε.

c) Change the snap spacing (Optional)
You can change the snap spacing to 0.05 (assuming 0.35um process) in both x&y directions. This
increases the resolution of your mouse pointer. BE VERY CAREFUL WITH THIS. If the snap
spacing is too small, the DRC will give you "off-grid" errors. The only way to remedy this error is to
delete EVERYTHING you've drawn using the too-small snap spacing, change your snap spacing
back and start again.)


Το βρήκα στο παρακάτω pdf: http://www.cse.psu.edu/~kyusun/class/cse577/11s/hw/hw1/CadenceLayoutTips.pdf
Logged

Ας αλλάξουμε πρώτα τον εαυτό μας
pentium4
Veteran
Καταστραμμένος
******
Posts: 7940


εφακ


View Profile
Re: [Σχεδίαση Συστημάτων VLSI] Απορίες σχεδιαστικής εργασίας - Αναλογική Σχεδίαση
« Reply #5 on: December 18, 2014, 15:46:46 pm »

ευχαριστώ  ! Smiley
Logged

https://www.youtube.com/watch?v=doMu-YNc4wM&feature=emb_title

Tius
Ανερχόμενος/Ανερχόμενη
**
Posts: 97



View Profile
Re: [Σχεδίαση Συστημάτων VLSI] Απορίες σχεδιαστικής εργασίας - Αναλογική Σχεδίαση
« Reply #6 on: December 18, 2014, 17:50:19 pm »

Το paper που μας δόθηκε για υλοποίηση χρησιμοποιεί άλλη τεχνολογία (5 v ,L = 4 μm). ενώ εμείς δουλεύουμε με 1 V και 45 nm σωστά?
Πως θα κάνουμε τις μετατροπές? Με την εξίσωση Id = (Vgs-Vt)^2 ?
Αν ναι ποιο είναι το Vt τις τεχνολογίας gpdk45 ?
Logged
vgerakis
Νεούλης/Νεούλα
*
Posts: 37

Είμαι ηλεκτρολόγος, συμβαίνει κάτι;


View Profile
Re: [Σχεδίαση Συστημάτων VLSI] Απορίες σχεδιαστικής εργασίας - Αναλογική Σχεδίαση
« Reply #7 on: December 18, 2014, 18:14:42 pm »

Ακόμα και αν υπολογίσετε τα νούμερα και τις εξισώσεις, δε θα βρείτε το ίδιο αποτέλεσμα γιατί το cadence χρησιμοποιεί άλλα μοντέλα δηλαδή καταλήγουμε σε άλλες εξισώσεις. Επομένως σχεδιάστε το κύκλωμα και με DC ανάλυση δείτε αν τα τρανζίστορ βρίσκονται στην περιοχή λειτουργίας που πρέπει, δηλαδή τις περισσότερες φορές στον κόρο. Αν όχι, αλλάζετε τα μεγέθη των τρανζίστορ μέχρι να φέρετε το επιθυμητό αποτέλεσμα

Quote from: Tius on December 18, 2014, 17:50:19 pm
Το paper που μας δόθηκε για υλοποίηση χρησιμοποιεί άλλη τεχνολογία (5 v ,L = 4 μm). ενώ εμείς δουλεύουμε με 1 V και 45 nm σωστά?
Πως θα κάνουμε τις μετατροπές? Με την εξίσωση Id = (Vgs-Vt)^2 ?
Αν ναι ποιο είναι το Vt τις τεχνολογίας gpdk45 ?

Logged
Tius
Ανερχόμενος/Ανερχόμενη
**
Posts: 97



View Profile
Re: [Σχεδίαση Συστημάτων VLSI] Απορίες σχεδιαστικής εργασίας - Αναλογική Σχεδίαση
« Reply #8 on: December 18, 2014, 18:31:32 pm »

Τα τρανζίστορ πχ είναι 63/4 W/L μm στην υλοποίηση, εμείς θα αλλάξουμε το L σε 45 nm, το Vdd σε 1 V και θα αρχίσουμε να παίζουμε με το W μέχρι να βρεθούμε στην περιοχή κόρου?
Logged
vgerakis
Νεούλης/Νεούλα
*
Posts: 37

Είμαι ηλεκτρολόγος, συμβαίνει κάτι;


View Profile
Re: [Σχεδίαση Συστημάτων VLSI] Απορίες σχεδιαστικής εργασίας - Αναλογική Σχεδίαση
« Reply #9 on: December 19, 2014, 18:43:02 pm »

Κάπως έτσι...

Quote from: Tius on December 18, 2014, 18:31:32 pm
Τα τρανζίστορ πχ είναι 63/4 W/L μm στην υλοποίηση, εμείς θα αλλάξουμε το L σε 45 nm, το Vdd σε 1 V και θα αρχίσουμε να παίζουμε με το W μέχρι να βρεθούμε στην περιοχή κόρου?
Logged
vgerakis
Νεούλης/Νεούλα
*
Posts: 37

Είμαι ηλεκτρολόγος, συμβαίνει κάτι;


View Profile
Re: [Σχεδίαση Συστημάτων VLSI] Απορίες σχεδιαστικής εργασίας - Αναλογική Σχεδίαση
« Reply #10 on: December 19, 2014, 18:45:59 pm »

Την  Δευτέρα  22/12  θα  βρίσκομαι  στις  12  το  μεσημέρι  στο  εργαστήριο  για  απορίες...
Logged
The Web
Μόνιμος κάτοικος ΤΗΜΜΥ.gr
******
Gender: Male
Posts: 2164


μπορει και οχι


View Profile
Re: [Σχεδίαση Συστημάτων VLSI] Απορίες σχεδιαστικής εργασίας - Αναλογική Σχεδίαση
« Reply #11 on: January 14, 2015, 23:07:09 pm »

Εμάς στην αρχή στο "check and save" εβγαζε 4 warnings , αναβοσβήνοντας τα ακρα VDD , A , Z... αφου το ξανασχεδιάσαμε 2-3 φορές , το δέχτηκε χωρίς προφανή λογο. Μετά εκει που βγάζει τις κυματομορφές , δεν τις εβγαζε με τίποτα... τικάραμε τα κουτάκια plot, save βάλαμε κανονικά πού πρέπει να μπουν οι ακροδέκτες του παλμογράφου , οπως λεει στο tutorial αλλα τίποτα. Πολύ γρήγορα περνούσε απο κάτω το μήνυμα unsuccessfull και ψάχνοντας το κείμενο έλεγε κατι οτι δεν υπάρχει integer... το παράθυρό μας εμοιαζε πολύ με αυτό που λέγεται ADE L (3) στο tutorial. Με εξαίρεση αυτό το allv που γράφει , που σε εμάς νομίζω εγραφε save. Το ψάξιμο στο υπολοιπο πρόγραμμα δεν ωφελούσε , το πρόγραμμα ειναι αχανες ! Καμια ιδέα ;;
Logged

Kiroi senko @ thmmy : 22-12-2016 / 27-06-2017     Sad
LoCo
Νεούλης/Νεούλα
*
Posts: 49


View Profile
Re: [Σχεδίαση Συστημάτων VLSI] Απορίες σχεδιαστικής εργασίας - Αναλογική Σχεδίαση
« Reply #12 on: January 15, 2015, 15:48:09 pm »

Quote from: The Web on January 14, 2015, 23:07:09 pm
Εμάς στην αρχή στο "check and save" εβγαζε 4 warnings , αναβοσβήνοντας τα ακρα VDD , A , Z... αφου το ξανασχεδιάσαμε 2-3 φορές , το δέχτηκε χωρίς προφανή λογο. Μετά εκει που βγάζει τις κυματομορφές , δεν τις εβγαζε με τίποτα... τικάραμε τα κουτάκια plot, save βάλαμε κανονικά πού πρέπει να μπουν οι ακροδέκτες του παλμογράφου , οπως λεει στο tutorial αλλα τίποτα. Πολύ γρήγορα περνούσε απο κάτω το μήνυμα unsuccessfull και ψάχνοντας το κείμενο έλεγε κατι οτι δεν υπάρχει integer... το παράθυρό μας εμοιαζε πολύ με αυτό που λέγεται ADE L (3) στο tutorial. Με εξαίρεση αυτό το allv που γράφει , που σε εμάς νομίζω εγραφε save. Το ψάξιμο στο υπολοιπο πρόγραμμα δεν ωφελούσε , το πρόγραμμα ειναι αχανες ! Καμια ιδέα ;;


Καλημέρα. Τα pins μπορεί να αναβοσβήνουν για διάφορους λόγους (π.χ. κακό connectivity, ασυμφωνία ονομάτων μεταξύ συμβόλου σχηματικού-ειναι case sensitive, κλπ.). Μη ξεχνάς ότι το σχηματικό είναι απλά μια αναπαράσταση ώστε να δημιουργηθεί το netlist, το οποίο χρησιμοποιεί ο simulator. Αν θέλεις να είσαι σίγουρος και σχολαστικός, έλεγξε από το παράθυρο του
ADE->Simulation->Netlist->Recreate
Αφού λες ότι το δέχτηκε τώρα, καλώς.

Στο ζουμί τώρα, αν σου λέει Unsuccessful σημαίνει ότι το simulation απέτυχε. Κάτι κάνεις λάθος. Αν θέλεις, postαρε το μήνυμα σφάλματος που φαίνεται στο output log (το μπλα μπλα που εμφανίζεται όταν τρέχεις το simulation). Αλλιώς κανονίζουμε ραντεβού στη νησίδα και το βλέπουμε μαζί.

Όσον αφορά στο plotting, αν το simulation τρέχει και απλά δε βλέπεις τις εξόδους, δοκίμασε από το ADE->Results->Direct Plot->Transient Signal (ή Main Form) και απλά διάλεξε τον *αγωγό* του οποίου την τάση θέλεις να μάθεις. Αν θέλεις ρεύμα, διάλεξε το αντίστοιχο Pin. Αφού διαλέξεις όσα σήματα σε ενδιαφέρουν, πάτα Escape και λογικά θα ανοίξει το παράθυρο του ViVA με τις ζητούμενες κυματομορφές.
Αν θέλεις να είσαι σίγουρος ότι οι τάσεις/ρεύματα αποθηκεύονται, πήγαινε στο ADE->Outputs->Save all.. και διάλεξε το all. Το allpub που είναι επιλεγμένο by default αποθηκεύει τάσεις κ ρεύματα για τα πρώτα επίπεδα ιεραρχείας.

Edit: σιγουρέψου ότι κάνεις check and save
« Last Edit: January 15, 2015, 17:32:26 pm by LoCo » Logged
The Web
Μόνιμος κάτοικος ΤΗΜΜΥ.gr
******
Gender: Male
Posts: 2164


μπορει και οχι


View Profile
Re: [Σχεδίαση Συστημάτων VLSI] Απορίες σχεδιαστικής εργασίας - Αναλογική Σχεδίαση
« Reply #13 on: January 16, 2015, 00:10:54 am »

Ευχαριστώ και για το χρόνο και... για τη διαθεσιμότητα! Θα πάμε με το συνάδερφο αύριο ή απο Δευτέρα και θα ξαναπροσπαθήσουμε , θα του πω αυτα που μου έγραψες και θα εχω στο μυαλό μου να αντιγράψω το κείμενο και να σου το στείλω , εαν τιποτα δεν δουλέψει... ευχαριστώ και πάλι !

check and save κάναμε σίγουρα! Καμια 20ρια φορες...
Logged

Kiroi senko @ thmmy : 22-12-2016 / 27-06-2017     Sad
tuboflo
Ανερχόμενος/Ανερχόμενη
**
Gender: Male
Posts: 92



View Profile
Re: [Σχεδίαση Συστημάτων VLSI] Απορίες σχεδιαστικής εργασίας - Αναλογική Σχεδίαση
« Reply #14 on: December 09, 2019, 17:43:53 pm »

Στο φυσικό σχέδιο έχουμε αγωγούς μετάλλων οι οποίοι τέμνονται ωστόσο εμείς δεν θέλουμε να ενώνονται. Το cadence τα ενώνει αυτόματα. Τι μπορούμε να κάνουμε?
Logged
Pages: [1] 2 Go Up Print
Jump to:  

Powered by SMF | SMF © 2006-2009, Simple Machines LLC
Scribbles2 | TinyPortal © Bloc | XHTML | CSS
Loading...