THMMY.gr

Μαθήματα Κύκλου Ηλεκτρονικής & Υπολογιστών => Σχεδίαση Συστημάτων VLSI => Topic started by: nicole on February 09, 2009, 14:39:28 pm



Title: [VLSI] Θέματα Φεβρουαρίου 2005
Post by: nicole on February 09, 2009, 14:39:28 pm
Στο  πρώτο θέμα που θέλει να σχεδιάσουμε τη τομή ΑΑ΄ το poly επικαλύπτει και μέρος των διαχύσεων p ? Γιατι στη  τομή που έχει το βιβλίο το poly βρίσκεται ακριβώς ανάμεσα στις δύο διαχύσεις χωρίς να τις 'σκεπάζει' καθόλου.

Ακόμη η επικάλυψη που φαίνεται στο σχήμα του Χατζόπουλου  θα μπορούσε να είναι το οξείδιο πεδίου?

Εσείς πως το σχεδιάσατε?


Title: Re: [VLSI] Θέματα Φεβρουαρίου 2005
Post by: iliana on February 09, 2009, 15:39:21 pm
Λοιπον, γι αυτο που λες εμεις πηραμε απλα το σχημα που εχει στο βιβλιο και ο,τι εχουν αναλυσει στα παλια θεματα..

Εμενα αλλη ειναι η απορια μου! πειτε ρε παιδια, πως στο καλο κανουμε το check με τον αλγοριθμο D? Εχω καταμπερδευτει... ας πουμε αν κανουμε s-A-0 σε ενα κομβο, δλδ D=1 , θα πρεπει να βγαλουμε στο τελος D'=0? Ενω στο s-A-1 να θεσουμε τον κομβο D'=0 και να βγαλουμε στην εξοδο την τελικη D=1? χμ?


Title: Re: [VLSI] Θέματα Φεβρουαρίου 2005
Post by: free on February 09, 2009, 16:07:50 pm
iliana με μπερδεψες και μενα τωρα! διαβαζοντας οσα εχουν γραψει μεχρι τωρα αυτο που καταλαβα ειναι οτι στο S-A-1 θετω -D στον κομβο (δλδ λογικο 0) και στη εξοδο θελω να παρω παλι το -D, και αναλογως την πυλη που εχω επιλεγω την τιμη της αλλης εισοδου.
Ακριβως αντιστοιχα λειτουργω για το S-A-0 (θετω D στον κομβο (δλδ λογικο 1) και στη εξοδο θελω να παρω το D). Εγω τουλαχιστον ετσι το καταλαβα...

Κατι αλλο τωρα: στο θεμα 1 του Σεπτ 2005 εχω καταμπερδευτει με τοσα δεδομενα που δινει και τοσους τυπους που εχει το βιβλιο! Μηπως ξερει καποιος να μου πει πως ακριβως λυνεται? Ας πουμε τις τασεις Vih και Vil τις βρισκω γραφικα απο την χαρακτηριστικη μεταφορας του αντιστροφεα?


Title: Re: [VLSI] Θέματα Φεβρουαρίου 2005
Post by: iliana on February 09, 2009, 16:24:42 pm
Λοιπον, αυτο το συμπερασμα το βγαλαμε μετα απο αναζητηση στο google που ειχε καποια παραδειγματα.
Συμφωνα με τις σημειωσεις που ειναι στο ethmmy (και που μαλλον κι αυτεσ διαβασες και εσυ) λεει οτι στον ελεγχο s-A-0 βαζει F=D και θελει να περασει αυτο στην εξοδο   Ζ , αρκει η G να ειναι 1. Εδω ομως υπαρχει μια αντιφαση. Συμφωνα με αυτα που εχουμε μαθει στα ψηφιακα, αν εχεις σαν εισοδο G=1 & H=D, η ΝAND θα δωσει D' ( οπου  D' το συμπληρωμα της D) . Aρα πως γινεται να παιρνουμε στην εξοδο D παλι? Σε λιγο θα ξεχασουμε κι αυτα που ξερουμε!

Sorry για το μπερδεμα, αλλα μου φαινεται περιεργο. Χρειαστηκε να δω παραδειγματα στο internet για να το βρω αυτο και σε αυτο κατεληξα.

Για το αλλο που ρωτας, ειμαστε σε φαση επεξεργασιας...


Title: Re: [VLSI] Θέματα Φεβρουαρίου 2005
Post by: Finder on February 09, 2009, 18:10:48 pm
Βασικά παιδιά απ' ο,τι έχω καταλάβει δεν χρειάζεται να είναι D στην έξοδο, μπορεί να είναι και D'. Αυτό που μας νοιάζει είναι να μπορούμε να παρατηρήσουμε τη μεταβλητή του σφάλματος στην έξοδο... Απλά δηλαδή να μην είναι η έξοδος "κολλημένη" σε ένα 0 ή ένα 1, άσχετα απ' το σφάλμα.